首页 > 财会类考试
题目内容 (请给出正确答案)
[单选题]

对于IEEE754单精度浮点数加减运算,只要对阶时得到的两个阶码之差的绝对值|ΔE|大于等于().就无需继续进行后续处理,此时,运算结果直接取阶大的那个数。

A.24

B.25

C.126

D.128

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“对于IEEE754单精度浮点数加减运算,只要对阶时得到的两个…”相关的问题
第1题
float 类型(即 IEEE754 单精度浮点数格式)能表示的最大正整数是 A.2126-2103B.2127-2104C.2127-2

float 类型(即 IEEE754 单精度浮点数格式)能表示的最大正整数是

A.2126-2103

B.2127-2104

C.2127-2103

D.2128-2104

点击查看答案
第2题
IEEE754单精度浮点数用二进制表示时,阶码的长度为()位,尾数的长度为()位。
点击查看答案
第3题
IEEE754单精度(32位)浮点数表示格式中,移码表示的阶码偏置常数是()。

A.127

B.128

C.255

D.256

点击查看答案
第4题
在计算机中,浮点数不能够精确表示,产生这种误差的根本原因是________。在浮点数表示中,阶码一般用
移码表示,这主要是因为________。十进制数一5基于单精度浮点数IEEE754的编码为________(使用十六制表示)。使用单精度浮点数IEEE754编码所不能够精确表示的最小正整数为________。注:单精度浮点数IEEE754格式为;符号1位、尾数23位、阶码8位(用移码表示)。

点击查看答案
第5题
在浮点数加减运算中,当尾数小于0.5时,需要对其结果进行(),其操作是()。

点击查看答案
第6题
在计算机中,最适合进行数字加减运算的数字编码是(1),最适合表示浮点数阶码的数字编码是(2)。

A.原码

B.反码

C.补码

D.移码

点击查看答案
第7题
在计算机中,最适合进行数字加减运算的数字编码是(),最适合表示浮点数阶码的 数字编码是()

A.原码、补码

B.原码、移码

C.补码、反码

D.补码、移码

点击查看答案
第8题
下列说法中正确的是______。

A.采用变形补码进行加减运算可以避免溢出

B.只有定点数运算才有可能溢出,浮点数运算不会产生溢出

C.只有带符号数的运算才有可能产生溢出

D.将两个正数相加有可能产生溢出

点击查看答案
第9题
在计算机中,浮点数加减运算的对阶操作是()。

A.阶码较小的数,阶码增大,尾数右移

B.阶码较小的数,阶码增大,尾数左移

C.阶码较大的数,阶码减小,尾数左移

D.阶码较大的数,阶码减小,尾数右移

点击查看答案
第10题
请将6.5转换为单精度浮点数,并用八位十六进制数码表示。

点击查看答案
第11题
SSEintrinsics_mm_add_ps命令的功能是()。

A.寄存器间单精度浮点数向量加法

B.寄存器间双精度浮点数向量加法

C.寄存器内单精度浮点数加法

D.寄存器内双精度浮点数加法

点击查看答案
退出 登录/注册
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改